Технология Chipkill для серверов
Модераторы: Trinity admin`s, Free-lance moderator`s
Технология Chipkill для серверов
А можно подробнее. В последних платах Intel это есть, а как с другими производителями? Может у кого списочек плат c чипкил имеется?
- Dmitry
- Сотрудник Тринити
- Сообщения: 867
- Зарегистрирован: 22 авг 2002, 16:12
- Откуда: St.Petersburg
- Контактная информация:
Вот список серверных материнских плат Supermicro с поддержкой технологии chipkill:
X5DA8
X5DP8-G2
X5DPi-G2
X5DPE-G2
X5DPR-8G2+
X5DPL-iGM
X5DMS-6GM
X5DL8-GG
X5DLR-8G2
X5DLA-GG
X5DLE-G
X5DAL-G
P4DP8-G2
P4DPI-G2
P4DPE-G2
P4DP6
P4DPE
P4DPR-8G2+
P4DPR-iG2
P4DPR-6GM+
P4DPR-iGM
P4DMS-6GM
P4DME-M
P4DPL-M/8GM
P4DPL-iGM
P4QH6P4DL6
P4DLR+
X5DA8
X5DP8-G2
X5DPi-G2
X5DPE-G2
X5DPR-8G2+
X5DPL-iGM
X5DMS-6GM
X5DL8-GG
X5DLR-8G2
X5DLA-GG
X5DLE-G
X5DAL-G
P4DP8-G2
P4DPI-G2
P4DPE-G2
P4DP6
P4DPE
P4DPR-8G2+
P4DPR-iG2
P4DPR-6GM+
P4DPR-iGM
P4DMS-6GM
P4DME-M
P4DPL-M/8GM
P4DPL-iGM
P4QH6P4DL6
P4DLR+
Технология Chipkill для серверов
Данная технология поддерживается последними серверными чипсетам ServerWorks и Intel. Соотвественно и почти все платы на этих чипсетах Chipkill(R) поддерживают.
У hp proliant тоже есть Chipkill(R), только называется Advanced ECC.
Другие технологие в hp proliant - online spare memory, mirror memory, raid memory.
В случае miror memory резервируется (дублируется) все память.
У hp proliant тоже есть Chipkill(R), только называется Advanced ECC.
Другие технологие в hp proliant - online spare memory, mirror memory, raid memory.
В случае miror memory резервируется (дублируется) все память.
Dmitry
Ответы на твои вопросы там http://www.serverworks.com/index1.html, хотя у меня подорительное чуство, что и ошибок там хватает.
Grand Champion Workstation - http://www.serverworks.com/products/GCWS.html
Grand Champion SL -
http://www.serverworks.com/products/GCSL.html
Memory redundancy prevents data corruption and downtime:
Chipkill(TM)
P.S. А ChipKill(TM) появился еще у ServerWorks в ServerSet III HE
Ответы на твои вопросы там http://www.serverworks.com/index1.html, хотя у меня подорительное чуство, что и ошибок там хватает.
Grand Champion Workstation - http://www.serverworks.com/products/GCWS.html
Grand Champion SL -
http://www.serverworks.com/products/GCSL.html
Memory redundancy prevents data corruption and downtime:
Chipkill(TM)
P.S. А ChipKill(TM) появился еще у ServerWorks в ServerSet III HE
Chipkill
Гм.... Зеонами серверные камни Интела назывались еще во времена 2х Пней. Ты, видимо, имел ввиду Xeon MP & DP.OlegP@ писал(а):Под последними я имею ввиду последние, что под Xeon
ServerWorks Grand Champion SL / WS / LE / HE
Intel E7500 / E7501
Да только вот резервирование ОЗУ, о котором я речь вел, и которое ты ранее абсолютно правильно указал в своем списке, spare memory, если мне не изменяет память, было впервые поднято царствие ему небесное Компаком в серверах Proliant 5XX G1.
И выразился я так только исходя из знания, что не все подобного рода аппараты еще распроданы - не то что выведены из эксплуатации.
WBR, DemonX
DemonX
Есть крылатая фраза - учите мат.часть.
Xeon = Intel Xeon, то что вы называете Xeon DP.
про Intel Xeon MP я не упомянал, хотя в этом никаких противоречий нет. Во времена вторых пней были Intel Pentium II Xeon. Улавливаете разницу?
Да только вот резервирование ОЗУ, о котором я речь вел ...
В этой теме речь идет о технологии ChipKill и все мои утверждения, в которых не указано явно, односятся именно к технологии ChipKill.
А вот хпшники целиком модули резервируют....
Из вашего сообщения трудно было понять, что вы имели ввиду.
Я решил что mirror memory, если же вы имели ввиду spare memory, то трудно согласиться с вашим утверждением.
в случае spare memory доп. модули памяти просто стоят в выделенном банке и не работают. Исправление ошибок осуществляется по алгоритму ECC или ChipKill и если алгоритм не справился, т.е. вышло из строя больше 1 чипа на модули памяти (в случае с ChipKill), то spare memory здесь не поможет. А вот если алгоритм исправления ошибок справился и сделал это не раз, а несколько раз и больше чем пороговый уровень, заданный производителем системы, то в этом случае сбоящий банк отключается, а его содержимое копируется в модули памяти в выделенном под spare memory банке.
В случае mirror memory мы постоянно имеет 2 копии данных, и выход любого кол-ва чипов или модулей памяти не влечет неприятных последствий.
Есть крылатая фраза - учите мат.часть.
Xeon = Intel Xeon, то что вы называете Xeon DP.
про Intel Xeon MP я не упомянал, хотя в этом никаких противоречий нет. Во времена вторых пней были Intel Pentium II Xeon. Улавливаете разницу?
Да только вот резервирование ОЗУ, о котором я речь вел ...
В этой теме речь идет о технологии ChipKill и все мои утверждения, в которых не указано явно, односятся именно к технологии ChipKill.
А вот хпшники целиком модули резервируют....
Из вашего сообщения трудно было понять, что вы имели ввиду.
Я решил что mirror memory, если же вы имели ввиду spare memory, то трудно согласиться с вашим утверждением.
в случае spare memory доп. модули памяти просто стоят в выделенном банке и не работают. Исправление ошибок осуществляется по алгоритму ECC или ChipKill и если алгоритм не справился, т.е. вышло из строя больше 1 чипа на модули памяти (в случае с ChipKill), то spare memory здесь не поможет. А вот если алгоритм исправления ошибок справился и сделал это не раз, а несколько раз и больше чем пороговый уровень, заданный производителем системы, то в этом случае сбоящий банк отключается, а его содержимое копируется в модули памяти в выделенном под spare memory банке.
В случае mirror memory мы постоянно имеет 2 копии данных, и выход любого кол-ва чипов или модулей памяти не влечет неприятных последствий.
Кто сейчас на конференции
Сейчас этот форум просматривают: нет зарегистрированных пользователей и 5 гостей